问题
-
设存储模块共m块,每块共n个单元,采用高位交叉编址,则m+2地址在第1块,当m+2≤n。()
-
低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样连续的地址分布在相邻的不同存储体中,而同一存储体单体中的地址是不连续的。()
-
如下图所示,若低位地址(/AO~A11)接在内存芯片地址引脚上,高位地址(A12~ A19)进行片选译码(其中,A
-
● Cache(高速缓冲存储器)用于存放主存数据的部分拷贝,主存单元地址与 Cache单元地址之间的转换工
-
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间
-
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间