当前位置: 答题翼 > 问答 > 大学本科 > 正文
目录: 标题| 题干| 答案| 搜索| 相关
问题

试用四位并行加法器74LS283设计一个加/减运算电路 当控制信号M=0时它将两个输入四位二进制数


试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框图如图3.2.22所示。

参考答案
您可能感兴趣的试题
  • 集成计数器74LS161是()计数器。A.四位二进制加法B.四位二进制减法C.五位二进制加法D.三位二进制

  • 试用双4选1数据选择器74LS153和异或门,设计电路实现: F(A,B,C,D)=

  • 集成译码器74LS138与适当门电路配合可构成()功能。A.全加法器B.计数器C.编码器D.存储器

  • 试用74LS283加法器和逻辑门实现一位8421BCD码减法电路 输入输出均是BCD码。

  • 试用集成定时器5G555构成一个振荡频率f=150kHz的多谐振荡器(电容取1000pF)。并用双向移位寄存器74LS194对多

  • 集成计数器74LS161是( )计数器。A.四位二进制加法B.四位二进制减法C.五位二进制加法D.三位二进制