问题
-
ARM9的IRQ中断优先级管理是将32个主中断源分成6个小组(ARBITER0~ARBITER5) 小组内的优先级可
-
Cortex M系列没有FIQ中断的概念 但有非屏蔽中断。()
-
NVIC的中断优先级分组实际是指抢占式中断优先级所用的位数 其余位数用于响应中断优先级。()
-
Cortex M7的外部中断挂起寄存器(EXTI_PR)可以通过软件给相应位置“1” 以此来模拟一次外设的中断请求。()
-
ARM9中FIQ中断类似于其它CPU里的非屏蔽中断。不同的是ARM9中FIQ的中断源可通过软件设置不同的中断源。()
-
Cortex M7的中断优先级寄存器有很多个 每一个优先级寄存器管理4个中断源的优先级。()